【第一參賽人/留學(xué)人員】李豐
【留學(xué)國家】美國
【技術(shù)領(lǐng)域】新一代信息技術(shù)
【參賽屆次】第5屆
【所獲獎(jiǎng)項(xiàng)】優(yōu)勝獎(jiǎng)
【項(xiàng)目簡(jiǎn)介】
項(xiàng)目的核心技術(shù)是“低功耗運(yùn)行”(Low Power Processing,LPP)半導(dǎo)體集成電路芯片技術(shù)。該技術(shù)基于“共振”電路原理,可使半導(dǎo)體集成電路芯片內(nèi)的電容節(jié)點(diǎn)以極低功耗進(jìn)行充放電而實(shí)現(xiàn)器件的超低功耗運(yùn)行。這一顛覆性的“低功耗運(yùn)行”(LPP)自主知識(shí)產(chǎn)權(quán)技術(shù)可大幅降低集成電路芯片內(nèi)部“功耗豬”(Power Hogs)部件的功耗,即大幅降低存儲(chǔ)器(Memory)、時(shí)鐘樹(Clock Trees)和通用輸入輸出(GPIOs)部件的功耗。因此,該技術(shù)可以廣泛應(yīng)用于所有內(nèi)存類型器件,如:靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)、動(dòng)態(tài)隨機(jī)存儲(chǔ)器(DRAM)、一次編程存儲(chǔ)器(OTP)、只讀存儲(chǔ)器(ROM)、快閃存儲(chǔ)器(Flash Memory),以及通用輸入輸出(GPIOs)和時(shí)鐘緩沖器(Clock Buffer),為便攜式、物聯(lián)網(wǎng)和顯示設(shè)備提供國際“一流”的超低功耗半導(dǎo)體解決方案。 我們的前期研發(fā)結(jié)果已經(jīng)證明這一革命性的技術(shù)方案可以成10倍(10×)的降低普通集成電路的功耗。項(xiàng)目目標(biāo)就是將我們的超低功耗芯片技術(shù)擴(kuò)展應(yīng)用于微控制器(MCU)、物聯(lián)網(wǎng)電子設(shè)備、液晶和有機(jī)半導(dǎo)體顯示(LCDs & OLEDs)等電子設(shè)備和器件,并顯著降低其功耗。相比較目前市場(chǎng)上采用低工作電壓的同類功能的技術(shù)產(chǎn)品,我們的技術(shù)產(chǎn)品具有更低功耗,較高的電路穩(wěn)定性和較高的運(yùn)算速度優(yōu)勢(shì)。
【展開】
【收起】